Билет N 1
1. Элементарные функции. Элементарная дизъюнкция и элементарная конъюнкция. Дизъюнктивная и конъюнктивная нормальные формы.
2. Режимы адресации данных в процессоре Intel 8086. Билет N 2
1. Перевод числа из двоичной системы счисления в десятичную.
2. Регистр флагов процессора Intel 8086.
Билет N 3
1. Перевод числа из десятичной системы счисления в двоичную.
2. Общая модель триггеров. Классификация триггеров. Асинхронные триггеры.
Билет N 4
1. Таблицы сложения и умножения двоичных чисел.
2. Однотактный синхронный RS-триггер.
Билет N 5
1. Представление в ЭВМ целых чисел. Представление чисел с плавающей запятой.
2. Синхронные двухтактные триггеры (общая модель). Двухтактный синхронный RS-триггер.
Билет N 6
1. Представление отрицательных чисел в ЭВМ.
2. T-триггер.
Билет N 7
1. Нормализованное представление чисел с плавающей запятой.
2. Двухтактный D-триггер.
Билет N 8
1. Форматы представления чисел в IBM PC.
2. JK-триггер.
Билет N 9
1. Способы представления сигналов в ЭВМ.
2. Регистр (определение). Классификация регистров. Запоминающий регистр.
Билет N 10
1. Наиболее общая математическая модель ЭВМ. Цифровые автоматы. Функция переходов и функция выходов.
2. Сдвигающий регистр.
Билет N 11
1. Булевы функции. Функции И, ИЛИ, НЕ. Основные аксиомы алгебры логики.
2. Классификация счетчиков. Основные характеристики счетчиков. Асинхронный двоичный счетчик.
Билет N 12
1. Теоремы алгебры логики.
2. Двоичный счетчик со сквозным переносом.
Билет N 13
1. Совершенная нормальная дизъюнктивная и совершенная нормальная конъюнктивная формы. Основная теорема алгебры логики (формулировка).
2. Двоичный счетчик с параллельным переносом.
Билет N 14
1. Минимизация булевых функций методом непосредственных преобразований.
2. Двоичный счетчик с групповым переносом.
Билет N 15
1. Минтермы и макстермы. Карта Вейча. Минимизация булевых функций с помощью карт Вейча.
2. Счетчик с блокированием переноса.
Билет N 16
1. Дешифраторы. Мультиплексоры.
2. Аппаратная модель процессора Intel 8086.
Билет N 17
1. Основные принципы построения устройств обработки цифровой информации. Арифметико-логические устройства.
2. Программная модель процессора Intel 8086.
Билет N 18
1. Коэффициент разветвления, коэффициент объединения и нагрузочная способность и логических элементов. Быстродействие логических элементов.
2. Классификация команд ЭВМ. Общая структура команд ЭВМ (формат команды).
Билет N 19
1. Классификация логических элементов.
2. Основные способы адресации данных в ЭВМ.
Билет N 20
1. Дешифраторы и мультиплексоры.
2. Организация памяти процессора Intel 8086. Система ввода-вывода процессора Intel 8086